АРБИТРЫ И РАЗДЕЛЕНИЕ

ТОВЫХ

ТОВЫХ зла синтеза цифровых зла синтеза цифро



**НЕСКОЛЬКИМИ** ПРОЦЕССОРНЫМИ ЯДРАМИ КОГЕРЕНТНОСТЬ

Школа синтеза цифре

Школа синтеза цифров Школа синтеза чифрову

ПРИ ПАРТНЕРСТВЕ

Школа синтеза цифровых схем ла синтеза Цифровых схем

Занятие N°19

ла си<mark>29</mark> февраля 2025

Школа синтеза цифровых схем

Школа синтеза *Чифровріх схем* 

Школа синтеза *Чифров* 



Школа синтеза *Чифровых* схем Школа синтеза цифре

Школа синтеза цифу Никита Поляков

YADRO, ведущий инженер

Школа синтеза, инженер-ведущий

2005 - 2011: МФТИ. ФРТК.

.005 - 2011. год 2008 - 2020: MЦСТ. Эльор, 2020 - н.в.: YADRO. RISC-V Антеза нифровых схем

Школа синтеза цифров

ла синтеза Чифровых схем

ла синтеза Цифровых схем

ола синтеза цифровых схем

Школа синтеза *Чифров* 

Школа синтеза цифровую схем

Школа синтеза <u>Чифровых схем</u> ла синтеза цифровых схем

У СИНТЕЗА ЦИФРОВЬ ола синтеза Чифровых схем ТЕМЫ ЗАНЯТИЯ

Многопроцессорные системы

Арбитры

Школа синтеза цифровых схем • Многопортовая память

Когерентность

<sup>Ла</sup> Синтеза Чифровых схем

Школа синтеза чифровых схем

<sup>Ла синтеза цифровых схем</sup>

Школа синтеза Чифровых схем

Школа синтеза 4и

Школа синтеза Чиф

Школа синтеза чиф



# и провет станци в при в провет станци в провет станци в при в п

Школа синтеза Чифро

Школа синтеза Чифров

### МНОГОПРОЦЕССОРНЫЕ СИСТЕМЫ И ЗАКОН МУРА



Original data up to the year 2010 collected and plotted by M. Horowitz, F. Labonte, O. Shacham, K. Olukotun, L. Hammond, and C. Batten. New plot and data collected for 2010-2017 by K. Rupp

Источник: Karl Rupp "42 Years of Microprocessor Trend Data". https://www.karlrupp.net/2018/02/42-years-of-microprocessor-trend-data/

P/)

### ула синтеза Чифров МНОГОПРОЦЕССОРНЫЕ СИСТЕМЫ. SMP/UMA



- **UMA** *Uniform memory access* архитектура многопроцессорных компьютеров с общей памятью, в которой время запроса к данным из памяти не зависит ни от того, какой именно процессор обращается к памяти, ни от того, какой именно чип памяти содержит нужные данные.
  - bus-based symmetric multiprocessing (SMP);
  - crossbar switches;
  - multistage interconnection networks.
- **SMP** Symmetric multiprocessing или sharedmemory multiprocessing — архитектура многопроцессорных компьютеров, в которой два или более одинаковых процессора сравнимой производительности подключаются единообразно к общей памяти (и периферийным устройствам) и выполняют одни перифер. Синтеза чифровых схем Синтеза цифровых схем





<sup>7</sup>а синтеза Цифровых схем

<sup>Ла синтеза цифровых схем</sup>

### Ула синтеза Чифров МНОГОПРОЦЕССОРНЫЕ СИСТЕМЫ. NUMA

**NUMA** (Non-Uniform Memory Access или Non-Uniform Memory Architecture) — архитектура организации компьютерной памяти, используемая в мультипроцессорных системах. Процессор имеет быстрый доступ к локальной памяти через свой контроллер, а также более медленный канал до памяти, подключенной к контроллерам (слотам) других процессоров, реализуемый через компьютерную шину обмена данными.

Школа синтеза 4ифровых схем

Школа синтеза 4ифровых схем





#### и синтеза чифров Ула синтеза цифро школа синтеза цифровых схем

#### **АРБИТРЫ** Сем

**Арбитр** — устройство, контролируещее...
нескольких
абонентов/запросчиков к общемуеза
чифрових схем

Централизованный;

<sup>7а</sup> синтеза цифровых схем

- Централизованный сериализованный (daisy chain);
- Распределением коллизий. • Распределенный с 4ифровых схем



Школа синтеза Чифровых схем





Школа синтеза Чифр(

-интеза чифров

### интеза цифровых схем АРБИТРЫ. ЦЕНТРАЛИЗОВАННЫЙ АРБИТРАЖ ола синтеза Чифров Т

#### Политики/алгоритмы:

- Фиксированный/статический приоритет a.k.a. Find first:
- Random (pseudo);
- Round robin;
- Весовой;
- Временной.

<sup>7</sup>а синтеза Чифровых схем

```
Outpose (x,y):

assign gnt[0] = req[0];

(x,y):

(
                                                                                                                                                                                                                                                                   assign gnt[1] = \simreq[0] & req[1];
Школа синтеза 4ифровых схем
                                                                                                                                                                                                                                                                   assign gnt[2] = ^{req}[0] \& ^{req}[1] \& req[2];
                                                                                                                                                                                                                                                           endmodule HTe3a 444ppobblix cxeM
                                                                                                                                                                                                                                                                   assign gnt[3] = ^{req}[0] & ^{req}[1] & ^{req}[2] & req[3];
```

Статический приоритет

input wire [3:0] req,

output wire [3:0] gnt gnt cxem

module fixed\_prio\_arb(

```
Школа синтеза Чифровых схем
<sup>7а</sup> синтеза цифровых схем
```



ола синтеза Цифровых схем ШКОЛА СИНТЕЗА ЦИФРОВЫХ СХЕМ

### **АРБИТРЫ. ROUND ROBIN**

Round Robin — алгоритм равноправного предоставления доступа к ресурсу путем ола синтеза чифровых схем циклического изменения приоритета

<sup>7а</sup> синтеза цифровых схем

У СИНТЕЗА ЦИФРОВ CNHTE3a LINOPO школа синтеза цифровых схем gnt

Wkon0.0110010001000

теза 4ифровых схем prio



Школа синтеза Чифровых схем ~3\*,logN delay S ~ N \* logN , <sup>'eза</sup> 4ифровух схем

Школа синтеза чифров

#### **АРБИТРЫ. ROUND ROBIN**

#### Варианты изменения приоритета:

- A) Последовательное: prio\_ptr ++
- B) Следующий за получившим грант: prio\_ptr = gnt\_ptr+1

#### Опции имплементации:

- Подтверждение приема гранта (ack);
- Заморозка гранта до приема (lock);
- Спекулятивный арбитраж (pending);
- Несколько грантов (multigrant).



gnt

Школо 0,01101010000 01000 — чифре



Wkoла cumext\_prio B пс

Термин Round-robin обозначает письмо к одному адресату, подписанное несколькими корреспондентами, к примеру, общественное обращение к должностному лицу. Название произошло, видимо, в XVII столетии, от французского выражения «ruban rond» (round ribbon, переплетенные в обруч ленты). Таким образом определялся порядок подписания коллективных петиций и ходатайств без соблюдения иерархии подписавшихся, при котором подписи располагались кружком, с тем, чтобы было невозможно найти автора или зачинщика, подписавшегося первым, своеобразная круговая порука ()

школа синтеза цифровых схем **АРБИТРЫ. МУЛЬТИПЛЕКСОРЬ** 





# МНОГОПОРТОВАЯ ПАМЯТЬ. АППАРАТНЫЕ БЛОКИ SRAM



#### Static RAM (SRAM)

Статическая память с произвольным доступом (SRAM, static random access memory) — полупроводниковая оперативная память, в которой каждый двоичный разряд хранится в схеме с положительной обратной связью, позволяющей поддерживать состояние без регенерации, необходимой в динамической памяти (DRAM). Тем не менее сохранять данные без перезаписи SRAM может, только пока есть питание, то есть SRAM остается энергозависимым типом памяти.

**Произвольный доступ** (*RAM* — *random access memory*) — возможность выбирать для записи/чтения любой из битов.

По сравнению с массивами DFF (DFF array):

- Преимущества: Меньшая площадь и энергопотребление
- **Недостатки**: задержка данных чтения от 1 до нескольких тактов



Источник: https://computationstructures.org/lectures/caches/caches.html

### ола синтеза Цифров, МНОГОПОРТОВАЯ ПАМЯТЬ. ПОРТЫ SRAM

синтеза цифровых схем



Широко применяются следующие типы блоков по количеству портов:

- 1 read-write port (single port) Cur
- 1 read + 1 write port (two port, pseudo dual port)
- 2 read-write port (dual port, true dual port)

#### Пример интерфейса single port RAM:

- Din данные записи
- Addr адрес обращения
- Clk синхросихнал
- En разрешение работы
- We признак записи (0 чтение) синтеза чифровых схем
- Dout данные чтения Чифровых схем

#### Single port waveform





Источник: https://digitalsystemdesign.in/memory-design/

школа синтеза цифровых схем

— Вых ртов/

## уја синтеза Цифровых схем МНОГОПОРТОВАЯ ПАМЯТЬ





Простой арбитраж дает N байт/такт

Школа синтеза Чифровых схем Школа синтеза Чифрові 4 схем Школа синтеза 4ифров <sup>7а</sup> синтеза цифровых схем

<sup>Ла синтеза цифровых схем</sup>

#### CNHTE3a Luchpos CNHIE39 Mypp школа синтеза цифровых схем

## уја синтеза Цифровых схем МНОГОПОРТОВАЯ ПАМЯТЬ

Для увеличения пропускной способности памяти SRAM разбивают на блоки (bank), каждый из которых содержит свою уникальную часть данных.
Разделение адресного пространства может

• Крупными непрерывными областями (coarse grain);

Школа синтеза Чифровых схем

• Мелкими чередующимися кусочками (fine ИКОЛА СИНТЕЗА ЦИФРОВЫХ СХЕМ ла синтеза Чифровых схем



Школа синтеза чифров 15 схем Школа синтеза 4ифров школа синтеза цифровых схем
— Выты ОСТ

## ола синтеза Цифровых схем КОГЕРЕНТНОСТЬ

**Когерентность кэша** (cache coherence) свойство кэшей, означающее целостность данных, лремого ресурса. данных, хранящихся в локальных кэшах для Синтеза 4ифровых схем



Щкола синтеза чифровых охем Core Школа синтеза цифро 41KO Cache Cache 13a 4uppob Cached data PPOBLIX CXE Memory 41KC Clean data синтеза 4ифров 16 схем синтеза цифров

UNHTESA LINGPO

школа синтеза

цифровых схем

опи синтеза 4ифров **Т** 



ШКОЛА СИНТЕЗА ЦИФРОВЫХ СХЕМ

### опа синтеза чифр КОГЕРЕНТНОСТЬ. ПРОГРАММНАЯ ПОДДЕРЖКА

Школа синтеза Чифровых схем

- Используются Cache Management Operation: flush, invalidate
- Модифицированные данные должны быть вытеснены в память чтобы быть видными другим CPU (flush)
- Ненужные немодифицированные данные могут овть дамять синтеза чиф данные могут быть удалены из <sup>Ла</sup> Си<sub>НТез</sub> (invalidate) POBLIX CXEM

<sup>Ла синтеза цифровых схем</sup>



Школа синтеза чифров 18 схем

У СИНТЕЗА ЧИФРОВ

CNHTe3a UV

Школа синтеза 4ифров

школа синтеза

цифровых схем

ШКОЛА СИНТЕЗА ЦИФРОВЫХ СХЕМ

КОГЕРЕНТНОСТЬ. АППАРАТНАЯ

ПОДДЕРЖКА. MSI

 Когерентность поддерживается за счет Когерентного Контроллера

- Самые популярные протоколы поддержки когерентности основаны на снуп-запросах (snoop)
- Снуп-запрос служебное сообщение из когерентного контроллера в кэш
- Modified: данные модифицированы в кэше и не соответствуют содержимому памяти. Данные должны быть записаны в память при вытеснении из кэша.
- Shared: данные немодифицированы и могут быть вытеснены без записи в память.
- Invalid: данные либо отсутствуют в кэше, либо были удалены из кэша.



Memory

школа синтеза

### UNHTESA LIMPPOB КОГЕРЕНТНОСТЬ. ПРОТОКОЛ MSI

- **Snl** snoop invalidate
- **SnRI** snoop read and invalidate
- **SnRead** snoop read

ла синтеза *Чифровых* схем

- Upgrade запись в Shared
- Evict вытеснение немодифицированных данных
- Write-back вытеснение модифицированных данных
- Contraction of the contraction o cacheline copy in the system
  - Multiple S state cacheline copies are permitted
  - If a CPU wants to write data it requests write permission (M state transition) from Coherence Controller Школа синтеза Чифровых схем



Школа синтеза цифров



| M     | S            | 1   |
|-------|--------------|-----|
| ×     | ×            | 1   |
| ×     | 1            | 1   |
| " Jun | \$b <b>-</b> | 1   |
|       | ×            | X X |

<sup>7а</sup> синтеза цифровых схем

### опи синтеза Цифров, КОГЕРЕНТНОСТЬ. ПРОТОКОЛЫ

MESI: Exclusive (E) состояние имеет немодифицированная строка, расположенная только в одно кэше, запись разрешена в Е ола си, состоянии.

Школа синтеза 4ифровых схем

В L Школа синтеза Чифровых схем MOESI: Owned (O) разрешено совместное использование модифицированной строки без обязательного обновления значения в памяти, данные будут записаны кэшем, имеющим состояние O (остальные имеют состояние S)

Snoop-based — снупирование всех кэшей

<sup>77</sup> Синт **Directory-based** — справочник состояний кэшей за чифровых схем за чифровых схем

Школа синтеза чифровых схем

Школа синтеза чифров

Школа синтеза Чифра

Школа синтеза чифров